# Chương 2: Khối xử lý trung tâm CPU

#### Chương 2: Nội dung chính

- □ Sơ đồ khối tổng quát
- □ Chu kỳ xử lý lệnh
- □ Thanh ghi
- □ Khối điều khiển (CU)
- Khối số học và logic (ALU)
- Bus trong CPU

# CPU - Sơ đồ khối tổng quát

CU: (Control Unit) Khối điều khiển

IR: (Instruction Register) Thanh ghi

lệnh

PC: (Program Counter) Bộ đếm

chương trình

MAR: (Memory Address Register)

Thanh ghi địa chỉ bộ nhớ

MBR: (Memory Buffer Register) Thanh

ghi nhớ đệm

A: (Accumulator Register) Thanh ghi

tích lũy

Y, Z: (Temporary Register) Thanh ghi

tạm thời

FR: (Flag Register) Thanh ghi cờ

ALU: (Arithmetic and Logic Unit) Khối

tính toán số học -logic



#### Chu kỳ xử lý lệnh

- 1. Khi một chương trình được chạy, hệ điều hành tải mã chương trình vào bộ nhớ trong
- 2. Địa chỉ lệnh đầu tiên của chương trình được đưa vào thanh ghi PC
- 3. Địa chỉ của ô nhớ chứa lệnh được chuyển tới bus A qua thanh ghi MAR
- 4. Tiếp theo, bus A truyền địa chỉ tới khối quản lý bộ nhớ MMU (Memory Management Unit)
- 5. MMU chọn ô nhớ và sinh ra tín hiệu READ

#### Chu kỳ xử lý lệnh

- 6. Lệnh chứa trong ô nhớ được chuyển tới thanh ghi MBR qua bus D
- 7. MBR chuyển lệnh tới thanh ghi IR. Sau đó IR lại chuyển lệnh tới CU
- 8. CU giải mã lệnh và sinh ra các tín hiệu xử lý cho các đơn vị khác, ví dụ như ALU để thực hiện lệnh
- 9. Địa chỉ trong PC được tăng lên để trỏ tới lệnh tiếp theo của chương trình sẽ được thực hiện
- 10. Thực hiện lại các bước 3->9 để chạy hết các lệnh của chương trình

#### Thanh ghi

- □ Thanh ghi là thành phần nhớ ở bên trong CPU:
  - Lưu trữ tạm thời lệnh và dữ liệu cho CPU xử lý
  - Dung lượng nhỏ, số lượng ít
  - Tốc độ rất cao (bằng tốc độ CPU)
- Các CPU thế hệ cũ (80x86) có 16 − 32 thanh ghi. CPU thế hệ mới (Intel Pentium 4, Core 2 Duo) có hàng trăm thanh ghi
- Kích thước thanh ghi phụ thuộc vào thiết kế CPU: 8, 16, 32, 64, 128 và 256 bit
  - 8086 và 80286: 8 và 16 bit
  - 80386, Pentium II: 16 32 bit
  - Pentium IV, Core Duo: 32, 64 và 128 bit

#### Thanh ghi tích lũy A (Accumulator)

- □ Thanh ghi tích lũy hay thanh ghi A là một trong những thanh ghi quan trọng nhất của CPU
  - Lưu trữ các toán hạng đầu vào
  - Lưu kết quả đầu ra
- Kích thước của thanh ghi A tương ứng với độ dài từ xử lý của CPU: 8, 16, 32, 64 bit
- □ Cũng được sử dụng để trao đổi dữ liệu với các thiết bị vào ra

#### Thanh ghi tích lũy

- $\Box$  Ví dụ: thực hiện phép tính x + y -> s
  - Toán hạng x được đưa vào thanh ghi A
  - Toán hạng y được đưa vào thanh ghi Y
  - ALU thực hiện phép cộng A+Y, kết quả được lưu vào Z
  - Kết quả sau đó lại được đưa vào A

# Bộ đếm chương trình PC

- □ Program Counter hay Instruction Pointer lưu địa chỉ bộ nhớ của lệnh tiếp theo
- □ PC chứa địa chỉ ô nhớ chứa lệnh đầu tiên của chương trình khi nó được kích hoạt và được tải vào bộ nhớ
- □ Sau khi CPU chạy xong 1 lệnh, địa chỉ ô nhớ chứa lệnh tiếp theo được tải vào PC
- Kích thước của PC phụ thuộc vào thiết kế CPU: 8, 16, 32, 64 bit



#### Thanh ghi trạng thái FR

- Mỗi bit của thanh ghi cờ lưu trữ trạng thái kết quả phép tính được ALU thực hiện
- □ Có 2 kiểu cò:
  - Cò trạng thái: CF, OF, AF, ZF, PF, SF
  - Cờ điều khiển: IF, TF, DF
- □ Các bit cờ thường được dùng là các điều kiện rẽ nhánh lệnh tạo logic chương trình
- □ Kích thước FR phụ thuộc thiết kế CPU

#### CPU Registers - FR

| Flag   | ZF | SF | CF | AF | IF | OF | PF | 1 |
|--------|----|----|----|----|----|----|----|---|
| Bit No | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0 |

- □ ZF: Zero Flag, ZF=1 nếu kết quả =0 và ZF=0 nếu kết quả <>0.
- □ SF: Sign Flag, SF=1 nếu kết quả âm và SF=0 nếu kết quả dương
- □ CF: Carry Flag, CF=1 nếu có nhớ/mượn ở bit trái nhất
- AF: Auxiliary Flag, AF=1 nếu có nhớ ở bit trái nhất của nibble
- □ OF: Overflow Flag, OF=1 nếu có tràn, OF=0 ngược lại
- □ PF: Parity Flag, PF=1 nếu tổng số bit 1 trong kết quả là số lẻ, PF=0 ngược lại
- □ IF: Interrupt Flag, IF=1: ngắt được phép, IF=0: cấm ngắt

## Thanh ghi trạng thái của 8086



# Con trỏ ngăn xếp (SP: Stack Pointer)

- Ngăn xếp là 1 đoạn bộ nhớ đặc biệt hoạt động theo nguyên tắc vào sau ra trước (LIFO)
- Con trỏ ngăn xếp là thanh ghi luôn trỏ tới đỉnh của ngăn xếp
- □ 2 thao tác với ngăn xếp:
  - Push: đẩy dữ liệu vào ngăn xếp SP ← SP + 1 {SP} ← Data
  - Pop: lấy dữ liệu ra khỏi ngăn xếp Register ← {SP} SP ← SP - 1



Stack

#### Các thanh ghi đa năng

- □ Có thể sử dụng cho nhiều mục đích:
  - Lưu các toán hạng đầu vào
  - Lưu các kết quả đầu ra
- □ Ví dụ: CPU 8086 có 4 thanh ghi đa năng
  - AX: Accumulator Register
  - BX: Base Register
  - CX: Counter Register
  - DX: Data Register

#### Thanh ghi lệnh IR

- Lưu trữ lệnh đang được xử lý
- □ IR lấy lệnh từ MBR và chuyển nó tới CU để giải mã lệnh



#### Thanh ghi MBR và MAR

- MAR: thanh ghi địa chỉ bộ nhớ
  - Giao diện giữa CPU và bus địa chỉ
  - Nhận địa chỉ bộ nhớ của lệnh tiếp theo từ PC và chuyển nó tới bus địa chỉ
- MBR: thanh ghi đệm bộ nhớ
  - Giao diện giữa CPU và bus dữ liệu
  - Nhận lệnh từ bus dữ liệu và chuyến nó tới IR

#### Các thanh ghi tạm thời

- □ CPU thường sử dụng một số thanh ghi tạm thời để:
  - Lưu trữ các toán hạng đầu vào
  - Lưu các kết quả đầu ra
  - Hỗ trợ xử lý song song (tại một thời điểm chạy nhiều hơn 1 lệnh)
  - Hỗ trợ thực hiện lệnh theo cơ chế thực hiện tiên tiến kiểu không trật tự (OOO Out Of Order execution)

#### Khối điều khiển CU



#### Khối điều khiển CU

- Điều khiển tất cả các hoạt động của CPU theo xung nhịp đồng hồ
- Nhận 3 tín hiệu đầu vào:
  - Lệnh từ IR
  - Giá trị các cờ trạng thái
  - Xung đồng hồ
- □ CU sinh 2 nhóm tín hiệu đầu ra:
  - Nhóm tín hiệu điều khiển các bộ phận bên trong CPU
  - Nhóm tín hiệu điều khiển các bộ phận bên ngoài CPU
- Sử dụng nhịp đồng hồ để đồng bộ hóa các đơn vị bên trong CPU và giữa CPU với các thành phần bên ngoài

# Khối số học và logic ALU



# Khối số học và logic ALU

- Bao gồm các đơn vị chức năng con để thực hiện các phép toán số học và logic:
  - Bộ cộng (ADD), bộ trừ (SUB), bộ nhân (MUL), bộ chia (DIV), ...
  - Các bộ dịch (SHIFT) và quay (ROTATE)
  - Bộ phủ định (NOT), bộ và (AND), bộ hoặc (OR), và bộ hoặc loại trừ (XOR)
- ALU có:
  - 2 cổng IN để nhận đầu vào từ các thanh ghi
  - 1 cổng OUT được nối với bus trong để gửi kết quả tới các thanh ghi

#### Bus trong

- Bus trong là kênh liên lạc của tất cả các thành phần trong CPU
- □ Hỗ trợ liên lạc 2 chiều
- Bus trong có giao diện để trao đổi thông tin với bus ngoài (bus hệ thống)
- Bus trong luôn có băng thông lớn và tốc độ nhanh hơn so với bus ngoài

## Bộ Cộng Nhị phân n-bit



# Bộ Cộng Nhị phân không dấu n-bit

- Khi cộng hai số nguyên không dấu n-bit, kết quả nhận được là n-bit:
  - Nếu C<sub>∞t</sub>=0 → nhận được kết quả đúng.
  - Nếu C<sub>∞t</sub>=1 → nhận được kết quả sai,do tràn nhớ ra ngoài (Carry Out).
  - Tràn nhớ ra ngoài khi: tổng > (2<sup>n</sup> 1)

# Bộ Cộng Nhị phân có dấu n-bit

- Khi cộng hai số nguyên có dấu n-bit, kết quả nhận được là n-bit
- □ Cộng hai số khác dấu: kết quả luôn luôn đúng.
- □ Cộng hai số cùng dấu:
  - Nếu dấu kết quả cùng dấu với các số hạng thì kết quả là đúng.
  - nếu kết quả có dấu ngược lại, khi đó có tràn xảy ra (Overflow) và kết quả bị sai.
- □ Tràn xảy ra khi tổng nằm ngoài dải biểu diễn [-2<sup>n-1</sup>, 2<sup>n-1</sup>-1]

#### Bộ Trừ Nhị phân n-bit

- Nguyên tắc: X Y = X + (-Y)
- □ Thêm bộ bù 2 vào bộ cộng



# Nhân Nhị phân không dấu n-bit

- □ Các tích riêng phần được xác định như sau:
  - Nếu bit của số nhân bằng 0 → tích riêng phần bằng 0.
  - Nếu bit của số nhân bằng 1 → tích riêng phần bằng số bị nhân.
  - Tích riêng phần tiếp theo được dịch trái một bit so với tích riêng phần trước đó.
- □ Tích bằng tổng các tích riêng phần
- Nhân hai số nguyên n-bit, tích có độ dài 2n bit (không bao giờ tràn).

# Nhân Nhị phân không dấu n-bit



FIG-8a

29

# Nhân Nhị phân không dấu (lưu đồ)



# Nhân Nhị phân không dấu n-bit

□ Số bị nhân M = 1011 (11) □ Số nhân Q = 1101 (13)Tich = 10001111 (143) $\mathbf{C}$ Α 1101 Các giá trị khởi đầu 0000 +10110 1011 1101 A  $\leftarrow$  A + M 0 0101 1110 Dịch phải 0 0010 1111 Dị ch phả i +10110 1101 1111 A  $\leftarrow$  A + M 0110 1111 Dịch phải +10110001 1 1111 A  $\leftarrow$  A + M

1111 Dịch phả i

()

1000

# Nhân Nhị phân có dấu n-bit

- □ Hai thuật toán chủ yếu:
  - Dùng giải thuật nhân không dấu
  - Booth multiplication algorithm

# Nhân Nhị phân có dấu n-bit

Dùng giải thuật nhân không dấu

- Bước 1. Chuyển đổi số bị nhân và số nhân thành số dương tương ứng
- □ Bước 2. Nhân hai số dương bằng thuật giải nhân số nguyên không dấu, được tích của hai số dương.
- □ Bước 3. Hiệu chỉnh dấu của tích:
  - Nếu hai thừa số ban đầu cùng dấu thì giữ nguyên kết quả ở bước 2.
  - Nếu hai thừa số ban đầu là khác dấu thì đảo dấu kết quả của bước 2.

# Nhân Nhị phân có dấu n-bit

Booth Multiplication Algorithm



# Nhân Nhị Phân có dấu

 $\blacksquare$  Ex: 3x 7 = 21

A = 0000, Q = 0011, M = 0111

| A    | Q    | Q <sub>-1</sub> | M    | Initial Values                         |
|------|------|-----------------|------|----------------------------------------|
| 0000 | 0011 | 0               | 0111 |                                        |
| 1001 | 0011 | 0               | 0111 | $A \leftarrow A - M$ First Shift Sycle |
| 1100 | 1001 | 1               | 0111 |                                        |
| 1110 | 0100 | 1               | 0111 | Shift } Second Cycle                   |
| 0101 | 0100 | 1               | 0111 | $A \leftarrow A + M$ Third Shift Cycle |
| 0010 | 1010 | 0               | 0111 |                                        |
| 0001 | 0101 | 0               | 0111 | Shift } Fourth Cycle                   |

#### Ví dụ nhân có dấu (booth algorithm)

Figure 10.14 Examples Using Booth's Algorithm





(vidu:7/3=2 du 1)

| $\mathbf{A}$ | Q    | $\mathbf{M} = 0011$                    |
|--------------|------|----------------------------------------|
| 0000         | 0111 | Initial values                         |
| 0000         | 1110 | Shift                                  |
| 1101         |      | A = A - M 1                            |
| 0000         | 1110 | A = A + M                              |
| 0001         | 1100 | Shift                                  |
| 1110         |      | A = A - M 2                            |
| 0001         | 1100 | $\mathbf{A} = \mathbf{A} + \mathbf{M}$ |
| 0011         | 1000 | Shift                                  |
| 0000         |      | A = A - M 3                            |
| 0000         | 1001 | $Q_0 = 1$                              |
| 0001         | 0010 | Shift                                  |
| 1110         |      | A = A - M 4                            |
| 0001         | 0010 | A = A + M                              |



